【導(dǎo)讀】面對人工智能與數(shù)據(jù)中心應(yīng)用對內(nèi)存性能與可靠性的雙重極致需求,全球領(lǐng)先的EDA與IP供應(yīng)商Cadence(楷登電子) 近日聯(lián)合微軟,推出了業(yè)界矚目的高可靠性內(nèi)存解決方案。該方案將Cadence經(jīng)驗(yàn)證的LPDDR5X IP(速率高達(dá)9600Mbps)與微軟創(chuàng)新的RAIDDR ECC(冗余獨(dú)立雙倍數(shù)據(jù)速率陣列糾錯碼) 技術(shù)深度融合,旨在為企業(yè)和數(shù)據(jù)中心提供前所未有的高性能、低功耗與企業(yè)級數(shù)據(jù)完整性保障。微軟已成為該方案的首個采用者,標(biāo)志著下一代低功耗內(nèi)存技術(shù)正邁入以超高可靠性為核心的新階段。
2026 年 1 月 19 日,面對人工智能與數(shù)據(jù)中心應(yīng)用對內(nèi)存性能與可靠性的雙重極致需求,全球領(lǐng)先的EDA與IP供應(yīng)商Cadence(楷登電子) 近日聯(lián)合微軟,推出了業(yè)界矚目的高可靠性內(nèi)存解決方案。該方案將Cadence經(jīng)驗(yàn)證的LPDDR5X IP(速率高達(dá)9600Mbps)與微軟創(chuàng)新的RAIDDR ECC(冗余獨(dú)立雙倍數(shù)據(jù)速率陣列糾錯碼) 技術(shù)深度融合,旨在為企業(yè)和數(shù)據(jù)中心提供前所未有的高性能、低功耗與企業(yè)級數(shù)據(jù)完整性保障。微軟已成為該方案的首個采用者,標(biāo)志著下一代低功耗內(nèi)存技術(shù)正邁入以超高可靠性為核心的新階段。
在 AI 基礎(chǔ)設(shè)施構(gòu)建浪潮中,LPDDR5X 憑借其在處理 AI、HPC 及其他內(nèi)存密集型工作負(fù)載方面的卓越能效與性能,正逐漸受到數(shù)據(jù)中心的青睞。盡管基于 LPDDR5X 的系統(tǒng)能降低功耗并縮短運(yùn)行時間,但超大規(guī)模數(shù)據(jù)中心運(yùn)營商始終面臨一種困境,即功耗、性能、面積(PPA)與 DDR5 內(nèi)存的可靠性、可用性、可維護(hù)性(RAS)難以兼得。
新推出的這一內(nèi)存 IP 系統(tǒng)解決方案基于 LPDDR5X DRAM 技術(shù),在緊湊封裝中保持了 PPA 優(yōu)勢,同時實(shí)現(xiàn)了企業(yè)級 RAS。該解決方案支持高達(dá) 9600Mbps 的數(shù)據(jù)傳輸速率,其邊帶 ECC 性能可媲美傳統(tǒng) DDR5 ECC 實(shí)現(xiàn)方案,堪稱數(shù)據(jù)中心應(yīng)用的理想之選。
該方案的核心是微軟的 RAIDDR ECC 編碼方案——一種新一代糾錯算法,它實(shí)現(xiàn)了接近單顆粒數(shù)據(jù)校正(SDDC)的精度,以極低的邏輯開銷實(shí)現(xiàn)業(yè)界領(lǐng)先的準(zhǔn)確度與故障檢測能力。RAIDDR 的防護(hù)級別等同于傳統(tǒng) DDR5 RDIMM 應(yīng)用中基于符號的 ECC 算法。
該款新內(nèi)存系統(tǒng)解決方案的核心優(yōu)勢包括:
●支持采用 LPDDR5X DRAM 的 40 比特通道
●兼具 9600Mbps 高性能與低功耗特性
●企業(yè)級 RAS 性能,可靠性媲美 DDR5 標(biāo)準(zhǔn)的基于符號的 ECC 技術(shù)
●支持邊帶 ECC,最大化通道帶寬利用率
●緊湊型封裝設(shè)計(jì),適配空間有限的系統(tǒng)
“我們的 LPDDR5X 9600Mbps 系統(tǒng)解決方案標(biāo)志著面向企業(yè)和數(shù)據(jù)中心市場的內(nèi)存創(chuàng)新達(dá)到了重要里程碑,”Cadence 高級副總裁兼芯片解決方案事業(yè)部總經(jīng)理 Boyd Phelps 表示,“通過將 LPDDR5X 的高速和能效優(yōu)勢,與微軟 RAIDDR ECC 創(chuàng)新技術(shù)的可靠性相結(jié)合,我們交付的解決方案在高性能、低功耗內(nèi)存系統(tǒng)領(lǐng)域?qū)崿F(xiàn)了突破。”
“微軟很榮幸推出 RAIDDR——新一代企業(yè)級 DRAM 符號級 ECC 算法。該算法能提供卓越的準(zhǔn)確性與可靠性,”微軟系統(tǒng)規(guī)劃與架構(gòu)企業(yè)副總裁 Saurabh Dighe 表示,“通過與 Cadence 合作并借助其 LPDDR5X 系統(tǒng) IP,我們正在推動行業(yè)采用高性能、低功耗的數(shù)據(jù)中心解決方案?!?/p>
Cadence 的內(nèi)存 IP 解決方案以完整子系統(tǒng)解決方案的形式提供,專為高性能 AI 訓(xùn)練和推理應(yīng)用而設(shè)計(jì)。2025 年 7 月,Cadence 推出了業(yè)界首款運(yùn)行速率達(dá) 14.4Gbps 的 LPDDR6 內(nèi)存 IP 系統(tǒng)解決方案,為客戶未來的性能升級提供了強(qiáng)大的技術(shù)路線圖。Cadence 為 HPC 和 AI 應(yīng)用提供了全面的、經(jīng)過硅驗(yàn)證和 PPA 優(yōu)化的內(nèi)存與接口 IP 產(chǎn)品組合,包括關(guān)鍵行業(yè)標(biāo)準(zhǔn)的最新版本,如 LPDDR、HBM、DDR5、PCI Express?(PCIe?)、Universal Chiplet Interconnect Express?(UCIe?)、UALink、Ultra Ethernet 以及高速以太網(wǎng),還提供包含驗(yàn)證 IP 且支持小芯片(chiplet)技術(shù)(包括 3D-IC)的各種廣泛解決方案。
有關(guān) Cadence LPDDR 內(nèi)存解決方案的詳細(xì)信息,請?jiān)L問 LPDDR 登錄頁面。
關(guān)于 Cadence
Cadence 是 AI 和數(shù)字孿生領(lǐng)域的市場領(lǐng)導(dǎo)者,率先使用計(jì)算軟件加速從硅片到系統(tǒng)的工程設(shè)計(jì)創(chuàng)新。我們的設(shè)計(jì)解決方案基于 Cadence 的 Intelligent System Design? 戰(zhàn)略,可幫助全球領(lǐng)先的半導(dǎo)體和系統(tǒng)公司構(gòu)建下一代產(chǎn)品(從芯片到全機(jī)電系統(tǒng)),服務(wù)超大規(guī)模計(jì)算、移動通信、汽車、航空航天、工業(yè)、生命科學(xué)和機(jī)器人等領(lǐng)域。2024 年,Cadence? 榮登《華爾街日報》評選的“全球最佳管理成效公司 100 強(qiáng)”榜單。Cadence 解決方案提供無限機(jī)會。
推薦閱讀:
學(xué)子專區(qū)—ADALM2000實(shí)驗(yàn)指南:二極管環(huán)形調(diào)制器的設(shè)計(jì)
單芯片干翻傳統(tǒng)方案!兩相升壓轉(zhuǎn)換器如何將低壓大功率密度拉滿?
CES 2026現(xiàn)場直擊:XMOS新一代DSP亮相CES,多款終端產(chǎn)品落地開花
異構(gòu)計(jì)算新力量!米爾推出基于AMD MPSoC的高性能異構(gòu)計(jì)算平臺
一文讀懂基于ADI方案的2型充電樁IC-CPD開發(fā)指南




